電磁串擾分析的新要求
發布時間:2020-02-25 責任編輯:lina
【導讀】本文將描述在SoC設計方法論中追求新流程的目的。該流程包括提取、評估和分析複雜SoC及其封裝環境的全電磁耦合模型。分析結果強調了電磁耦合對現代複雜SOC設計性能和功能的影響。
本文將描述在SoC設計方法論中追求新流程的目的。該流程包括提取、評估和分析複雜SoC及其封裝環境的全電磁耦合模型。分析結果強調了電磁耦合對現代複雜SOC設計性能和功能的影響。
背景
隨(sui)著(zhe)納(na)米(mi)尺(chi)度(du)技(ji)術(shu)的(de)引(yin)入(ru),互(hu)連(lian)線(xian)的(de)縱(zong)橫(heng)展(zhan)弦(xian)比(bi)提(ti)高(gao)了(le)。因(yin)此(ci),來(lai)自(zi)鄰(lin)近(jin)攻(gong)擊(ji)者(zhe)的(de)電(dian)容(rong)串(chuan)擾(rao)對(dui)受(shou)害(hai)者(zhe)網(wang)絡(luo)會(hui)有(you)這(zhe)更(geng)大(da)的(de)影(ying)響(xiang),這(zhe)就(jiu)需(xu)要(yao)新(xin)改(gai)進(jin)的(de)SoC設計流。為確保從攻擊者處注入(靜止)受害者網絡的(累積)能量不會導致電路網絡故障,我們就需要全新的噪聲分析工具和相應的IP表biao征zheng方fang法fa。在zai靜jing態tai時shi序xu分fen析xi流liu中zhong用yong於yu互hu連lian延yan遲chi計ji算suan的de算suan法fa得de到dao了le擴kuo展zhan,它ta反fan映ying了le噪zao聲sheng對dui延yan遲chi的de影ying響xiang,這zhe是shi由you於yu過guo渡du信xin號hao在zai攻gong擊ji器qi上shang的de並bing發fa轉zhuan換huan在zai輸shu出chu端duan可ke能neng產chan生sheng的de波bo形xing變bian化hua造zao成cheng的de。
用於物理實現的EDA工具也包含了新的特性。詳細的路由算法得到了擴展,包括對相鄰互連的並行運行長度的限製。同時,采用了更複雜的噪聲計算/避免方法來輔助布線軌道的選擇。
設計人員采用的技術以進一步降低隨後電容串擾噪聲失效的風險。此外,對關鍵網的特定非默認繞線規則(NDR)進行了編碼,以指導實現工具在層上的金屬段之間使用大於最小的間距,或將段引導到與非開關(電源/接地)網絡相鄰的軌道,以有效地屏蔽節段與耦合轉換。
金屬節段之間的電容電場線的有限範圍相對容易地結合到SoC物理設計和電分析流中,由庫單元輸出驅動器波形和輸入管腳噪聲靈敏度模型(標準)支持。

隨著SoC時鍾頻率目標的增加和納米設計中電源電壓的縮放,特定網的(自)電感的影響變得更加明顯。通過將提取的RLC模型應用於P/G柵格,將開關電流源注入到柵格位置,對其進行功率/地噪聲裕度分析。此外,我們利用電感元件分析時鍾網的轉換速率,對時鍾驅動器轉換的(諧波)高頻內容呈現附加阻抗。
參考文獻的案例描述了一種有代表性的金屬節段集合的偏電感提取方法——假設部分電感用於一個節段,以減輕定義“全回路”電流返回路徑的困難。但時鍾信號分布可能會受到影響。
當今SoC設計的電磁建模要求
現代SoC設計的複雜性集成了一組極為多樣化的高性能IP,並相應地增加了不同物理塊之間電磁耦合的潛力。為了表示芯片上電流環之間的互感遠距離相互作用,我們將P/G柵極和時鍾網的隔離(部分)電感模型進行擴展。

上圖說明了對這種物理耦合建模的重要性。設計中兩個“隔離”的小環路相距1mm,當完全提取並一起分析時,它們是孤立的,耦合非常弱。設計還包括第三個更大的20毫米x 25毫米的環。當考慮第三大環的RC效應時,對兩個線圈之間的隔離影響會很小。然而,在進行全電磁(EM)提取(RLCk)和分析時,從圖中可以看出,由於額外的EM耦合,兩個小環路之間的隔離在10GHz時降低了30dB。注意,第三環/環路在物理上並不與兩個IP環路相鄰——全電磁耦合不同於短距離的電場電容性串擾。
(附帶說明,為了證明EM耦合來自於第三個循環,對第3個循環“cut”做了額外的分析——隔離返回到2個循環的結果,如上圖所示。)
有助於電磁耦合的芯片上的周圍結構包括多種可能性,例如P/G柵極(帶有去耦蓋)、密封環、大塊矽襯底、封裝上的重分布層金屬等。
那麼,為什麼會出現SoC EM耦合問題呢?
上圖說明了IP塊之間的隔離主要是在非常高的頻率上受到影響。考慮一下當前SoC的設計,其中許多串行收發信路被封裝在芯片上——例如,這些SerDes通道可以在7GHz下傳輸PAM-4 56Gbps的信號。一組通道將共享一個公共VCO/PLL時鍾源——多個組將被集成以提供所需的總數據帶寬。(每個組也可以有多個內部的VCO,以跨越更大的發射頻率範圍。) 在多個SerDes通道、它們的P/G網絡、密封環和封裝結構之間的磁力耦合可能會導致時鍾抖動顯著增加,從而導致不可接受的誤碼率。
如前所述,當今高級封裝的拓撲是EM耦合模型的關鍵部分。它需要包含2.5D封裝(含插接器)中的再分配和功率傳遞金屬。在3D封裝中,多個堆疊、變薄的模具的獨特特性也需要EM耦合模型。
EM耦合工具
這就需要SoC團隊將EM耦合分析添加到簽名方法中(sign-off),這就需要新的工具/流程來幫助設計人員完成EM模型提取和仿真的艱巨任務。
最近,我有機會與ANSYS的工程副總裁Yorgos Koutsoyannopoulos討論了最新的電磁耦合工具/流的進展。
Yorgos表示:“我們將電磁耦合分析任務分為兩部分。最終目標是為設計師提供設計中所有相關結構的RLCk模型,並對電路級模型進行時間、頻率、噪聲的模擬。”然而,整個芯片封裝的數據量將是不可管理的,並且SoC上的大部分IP信號將不會時候到關注。我們開發了一個評估流程,以幫助設計師確定具體的網絡,在那裏可進行詳細的電磁耦合模型仿真。”

“完整的芯片封裝模型最初生成的評價是?”
Yorgos解釋:“使用ANSYS Pharos工具評估流程的重點是評估SoC金屬、vias、電介質和襯底模型,而不是考慮電路級的細節。設計者感興趣的(頂級)互連層,並構造拓撲模型是在物理斷點處自動添加端口。在這個連接處,如果沒有底層電路,就沒有提取出的RLCk模型的標注——芯片就不需要LVS低速掃描。為了檢測更大的循環,分析將跨越SoC IP物理層次結構。我們的目標是找到相互作用的結構,以保證進一步的、詳細的模擬。”
“會給設計師什麼反饋?”
Yorgos:“ANSYS Pharos為相關的視覺反饋提供了切除布局數據庫上的兩種通用熱圖,並為後續的模擬選擇了網格。被切除的模型按照設計師提供的頻率範圍(和增量)再進行評估。”

“即使是切除SoC模型,這仍然是一個龐大的物理數據量-什麼樣的IT資源需要這種的早期評估?”
例如,對於選擇頂部5個金屬層的100mm**2晶圓,在64核1TB內存占用服務器上,每個頻率點的熱圖大約需要1-3個小時。”,Yorgos回答。(還不錯,我想。)
Yorgos:“Pharos使(shi)用(yong)與(yu)其(qi)他(ta)流(liu)程(cheng)相(xiang)同(tong)的(de)互(hu)連(lian)技(ji)術(shu),包(bao)括(kuo)將(jiang)金(jin)屬(shu)薄(bo)片(pian)電(dian)阻(zu)率(lv)作(zuo)為(wei)線(xian)寬(kuan)的(de)函(han)數(shu)和(he)工(gong)藝(yi)角(jiao)的(de)定(ding)義(yi)。對(dui)於(yu)帶(dai)有(you)封(feng)裝(zhuang)模(mo)型(xing)的(de)晶(jing)圓(yuan),我(wo)們(men)能(neng)夠(gou)將(jiang)封(feng)裝(zhuang)堆(dui)棧(zhan)定(ding)義(yi)和(he)重(zhong)分(fen)發(fa)層(ceng)包(bao)含(han)到(dao)一(yi)個(ge)統(tong)一(yi)的(de)提(ti)取(qu)模(mo)型(xing)中(zhong)。我(wo)們(men)也(ye)有(you)一(yi)個(ge)先(xian)進(jin)的(de)方(fang)法(fa),將(jiang)模(mo)具(ju)基(ji)板(ban)建(jian)模(mo)成(cheng)一(yi)個(ge)非(fei)常(chang)精(jing)確(que)的(de)鋼(gang)筋(jin)混(hun)凝(ning)土(tu)網(wang)格(ge)網(wang)絡(luo)。”
就像擴展設計方法以支持電容性串擾的影響一樣,高性能SoC IP(可能使用高級封裝)將越來越需要采用廣泛的電磁耦合分析方法。
參考文獻:
[1] Ruehli, A.E., “Inductance Calculations in a Complex IC Environment”, IBM Journal of Research and Development, p. 470-481, September 1972.
[2] White, et al., “FASTHENRY: A Multipole-Acclerated 3D Inductance Extraction Algorithm”, IEEE Transactions on Microwave Theory and Techniques, Vol. 42, No. 9, p. 1750-1758, September, 1994.
[3] Restle, P., and Deutsch, A., “Designing the best clock distribution network”, VLSI Circuits Symposium, p. 2-5, 1998.
[4] Raman, A., et al., “Electromagnetic Crosstalk Failures and Symptoms in SoC Designs”, 2017 18th International Workshop on Microprocessor and SoC Test and Verification, p. 39-43.
[5] Papadopoulos, P., et al., “Challenges and Trends in SoC Electromagnetic Crosstalk”, 2017 2nd International Verification and Security Workshop (IVSW), p. 63-69.
技術名詞解釋:
NDR
全稱是 Non default routing rule, 非默認繞線規則。一般用於設置 clock 時鍾走線的規則。時鍾的翻轉頻率較高,clock path 上受到的串擾以及 EM 影響也較大。因此,通常會采取雙倍寬度的繞線寬度。默認的繞線規則都是單位寬度,就是指 technology lef 中定義的金屬層寬度。如果我們需要采取雙倍寬度的繞線規則,那我們就需要先定義 NDR,然後工具才能使用這個規則。對於 NDR,我們可以定義在 LEF 中,也可以直接用命令定義。
電磁耦合
dianciouheyouchenghuganouhe,tashiyouyulianggedianluzhijiancunzaihugan,shiyigedianludedianliubianhuatongguohuganyingxiangdaolingyigedianlu。lianggehuolianggeyishangdedianluyuanjianhuodianwangluodeshuruyushuchuzhijiancunzaijinmipeiheyuxianghuyingxiang,bingtongguoxianghuzuoyongcongyicexianglingyicechuanshunengliangdexianxiang;概括的說耦合就是指兩個實體相互依賴於對方的一個量度。
(來源:Semiwiki,Tom Dillinger)
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 1200餘家企業齊聚深圳,CITE2026打造電子信息產業創新盛宴
- 掌握 Gemini 3.1 Pro 參數調優的藝術
- 築牢安全防線:電池擠壓試驗機如何為新能源產業護航?
- Grok 4.1 API 實戰:構建 X 平台實時輿情監控 Agent
- 電源芯片國產化新選擇:MUN3CAD03-SF助力物聯網終端“芯”升級
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索






