FPGA測試方案隨需而變
發布時間:2011-12-22
中心議題:
大容量、高速率和低功耗已成為FPGA的發展重點。
嵌入式邏輯分析工具無法滿足通用性要求,外部測試工具可以把FPGA內部信號與實際電路聯合起來觀察係統真實運行情況。
隨著FPGA技術的發展,大容量、高速率和低功耗已經成為FPGA的發展重點,也對FPGA測試提出了新的需求。本文根據FPGA的發展趨勢,討論了FPGA測試麵臨的挑戰,並提出了基於測試儀表的FPGA測試方案。
FPGA處於高速發展期
FPGA技術正處於高速發展時期。目前其產品的應用領域已經擴展到通信、消費電子、汽車電子、工業控製、測試測量等各個領域。從長遠來看,FPGA的發展呈如下趨勢:
第一,更大容量。容量是FPGA最基本的技術參數,也是市場發展的焦點。每次新工藝芯片的發布,都意味著芯片容量的增加,也都會為FPGA拓展新的應用領域。因此,無論是哪個FPGA廠家,哪種類型的產品,都在瞄準這個方向而努力。
第二,更高速度。隨著多媒體技術的廣泛應用,當今大多數係統的瓶頸是數據引起的I/O帶寬問題。為了進一步推廣FPGA的應用,當今流行的FPGA都可以提供各種高速總線。而為了解決高速數據傳輸的問題,FPGA通過集成SerDes提供高速串行I/O,為各種不同標準的高速傳輸提供極大的靈活性。
第三,更強的動態可編程能力。隨著FPGA的廣泛應用,FPGA平ping台tai漸jian漸jian成cheng為wei部bu分fen係xi統tong的de核he心xin。而er隨sui著zhe係xi統tong日ri益yi複fu雜za和he性xing能neng進jin一yi步bu提ti高gao,不bu斷duan縮suo短duan的de產chan品pin生sheng命ming周zhou期qi和he上shang市shi時shi間jian,不bu斷duan完wan善shan的de協xie議yi標biao準zhun,以yi及ji不bu斷duan提ti出chu的de平ping台tai優you化hua需xu求qiu,都dou需xu要yaoFPGA具有更強的動態編程能力。
第四,低功耗。功耗已經成為所有電子產品無法回避的主要問題。對於FPGA而言,功耗也是其無法取代專業ASIC的一個主要原因。這也直接決定了所有以電池供電的手持式應用都基本無法直接使用FPGA,如智能手機、平板電腦等主流消費電子類產品。
FPGA測試成業界重點
相比於FPGA芯片的飛速發展,對於FPGA的測試已經越來越成為業界的重點和難點。簡單而言,對FPGA測試的挑戰主要在如下幾個方麵:
第一,FPGA功能的不確定性。FPGA電路結構與一般ASIC電路不同,在沒有進行編程下載配置前,FPGA的功能是不確定的。這也是為什麼FPGA無法完全采用ASIC測試方案的原因。要完成FPGA的測試需要對FPGA進行編程,使芯片實現相應的邏輯功能,並在I/O上施加相應的測試向量,再通過相應工具判斷其響應是否正確。因此,采用何種測試電路、何種測試方案及測試向量,如何利用測試工具使編程次數和編程速度最少,是短時間內完成FPGA測試的主要問題。
[page]
第二,測試工具的選擇和應用。嵌入式邏輯分析工具和外部測量工具是很多客戶的選擇。簡單而言:嵌入式邏輯分析工具一般由FPGA廠家自行提供,其優點在於價格便宜,但卻無法具有測試所需的通用性要求。而且從分析方式、存(cun)儲(chu)能(neng)力(li)等(deng)角(jiao)度(du)來(lai)看(kan),嵌(qian)入(ru)式(shi)邏(luo)輯(ji)分(fen)析(xi)工(gong)具(ju)都(dou)弱(ruo)於(yu)通(tong)用(yong)性(xing)更(geng)強(qiang)的(de)外(wai)部(bu)測(ce)試(shi)工(gong)具(ju)。而(er)對(dui)於(yu)外(wai)部(bu)測(ce)試(shi)工(gong)具(ju)而(er)言(yan),除(chu)了(le)可(ke)以(yi)提(ti)供(gong)更(geng)好(hao)的(de)通(tong)用(yong)性(xing),也(ye)可(ke)以(yi)把(ba)FPGA內部信號與實際電路聯合起來觀察係統真實運行的情況。當然,外部測試工具價格比較昂貴,也可以用於其他電路係統測試需求。
第三,高速信號的信號完整性和時鍾抖動分析。隨著FPGA工藝的發展,FPGA的I/O信號速率越來越高。對於高速I/O信(xin)號(hao)的(de)完(wan)整(zheng)性(xing)分(fen)析(xi),我(wo)們(men)希(xi)望(wang)得(de)到(dao)最(zui)精(jing)確(que)的(de)特(te)性(xing),也(ye)希(xi)望(wang)能(neng)夠(gou)對(dui)偶(ou)發(fa)的(de)錯(cuo)誤(wu)信(xin)號(hao)進(jin)行(xing)快(kuai)速(su)有(you)效(xiao)的(de)捕(bu)捉(zhuo)和(he)獲(huo)取(qu)。在(zai)此(ci)基(ji)礎(chu)上(shang),高(gao)靈(ling)敏(min)度(du)的(de)檢(jian)測(ce)工(gong)具(ju)也(ye)是(shi)保(bao)證(zheng)高(gao)速(su)信(xin)號(hao)完(wan)整(zheng)性(xing)必(bi)不(bu)可(ke)少(shao)的(de)手(shou)段(duan)。另(ling)外(wai),利(li)用(yong)FPGA實現大型設計時,可能需要FPGA具有以多個時鍾運行的多重數據通路,這種多時鍾FPGA設計必須特別小心。在實際使用過程中,由於參考時鍾穩定性、內部PLL、並串轉換和高速輸出緩存以及硬件電路本身的噪聲都會引起時鍾抖動。因此對時鍾的測試也是FPGA非常重要的部分。
基於外部測試工具提供方案
ceshiyibiaochangshangzhuyaotigongjiyuwaibuceshigongjudeceshijiejuefangan,keyimanzurugaosuxinhaodewanzhengxingjixitongshizhongdoudongdexiangguanceshixuqiu,cishishiyongdezhuyaoceshiyibiaoweishiboqi。
duixinhaojinxinggaobaozhenceshi,duiyushiboqieryan,xuyaogaoxingnengdeshepinqianduanyibaozhengjiancexinhaodelingmindujiyouyidebendizaosheng。ciwai,xiangbiyuchuantongmoshitongguojiaocuojishuyouduogeADC實現的高采樣率係統,單核高采樣率ADC可以保證最小的信號失真和提高測試的動態範圍,並且進一步提升測試的有效比特位以達到信號完整性分析的目的。
對(dui)高(gao)速(su)串(chuan)行(xing)信(xin)號(hao)和(he)時(shi)鍾(zhong)進(jin)行(xing)測(ce)試(shi)和(he)驗(yan)證(zheng),最(zui)基(ji)本(ben)的(de)工(gong)具(ju)是(shi)通(tong)過(guo)示(shi)波(bo)器(qi)進(jin)行(xing)眼(yan)圖(tu)和(he)抖(dou)動(dong)測(ce)試(shi)。因(yin)為(wei)眼(yan)圖(tu)能(neng)夠(gou)非(fei)常(chang)直(zhi)觀(guan)的(de)反(fan)映(ying)一(yi)條(tiao)被(bei)測(ce)信(xin)號(hao)路(lu)徑(jing)上(shang)的(de)整(zheng)體(ti)信(xin)號(hao)質(zhi)量(liang)問(wen)題(ti)。
shiyongshiboqiduigaosuxinhaojinxingceshi,daikuanshiqizuijibendexuqiu。genjuxinhaodechuanshusulvheshangshengshijian,jinliangxuanzegaodaikuandeshiboqi,zheyangceshijieguocainengbaoliuzugouduodexiebofenliang,goujiangaojingdudeyantuceshijieguo。tongguoshiboqijinxingyantuhedoudongceshishi,caijideshujuliangdedaxiaofeichangguanjian,gaosuneicunbujinjuedingleceshiyangbenshumudeduoshao,yejuedingleshiboqinenggouceshidedoudongdepinlvfanwei。
除示波器外,對於多路被測信號而言,邏輯分析儀和MSO混合示波器也是FPGA的主要外部測試工具,其工作原理與示波器基本一致。而相應工具包的使用,也可以大大提高外部測試的準確性和工作效率。
FPGA測試已經成為業界關注的焦點,基於外部測試工具,目前R&S的RTO已經可以提供高速信號完整性分析及抖動測試方案,以滿足客戶的測試需求。
- FPGA測試方案
- FPGA測試已經成為業界關注的焦點
- 測試工具的選擇和應用
- 邏輯分析儀和MSO混合示波器是FPGA的主要外部測試工具
- 通過示波器進行眼圖和抖動測試
大容量、高速率和低功耗已成為FPGA的發展重點。
嵌入式邏輯分析工具無法滿足通用性要求,外部測試工具可以把FPGA內部信號與實際電路聯合起來觀察係統真實運行情況。
隨著FPGA技術的發展,大容量、高速率和低功耗已經成為FPGA的發展重點,也對FPGA測試提出了新的需求。本文根據FPGA的發展趨勢,討論了FPGA測試麵臨的挑戰,並提出了基於測試儀表的FPGA測試方案。
FPGA處於高速發展期
FPGA技術正處於高速發展時期。目前其產品的應用領域已經擴展到通信、消費電子、汽車電子、工業控製、測試測量等各個領域。從長遠來看,FPGA的發展呈如下趨勢:
第一,更大容量。容量是FPGA最基本的技術參數,也是市場發展的焦點。每次新工藝芯片的發布,都意味著芯片容量的增加,也都會為FPGA拓展新的應用領域。因此,無論是哪個FPGA廠家,哪種類型的產品,都在瞄準這個方向而努力。
第二,更高速度。隨著多媒體技術的廣泛應用,當今大多數係統的瓶頸是數據引起的I/O帶寬問題。為了進一步推廣FPGA的應用,當今流行的FPGA都可以提供各種高速總線。而為了解決高速數據傳輸的問題,FPGA通過集成SerDes提供高速串行I/O,為各種不同標準的高速傳輸提供極大的靈活性。
第三,更強的動態可編程能力。隨著FPGA的廣泛應用,FPGA平ping台tai漸jian漸jian成cheng為wei部bu分fen係xi統tong的de核he心xin。而er隨sui著zhe係xi統tong日ri益yi複fu雜za和he性xing能neng進jin一yi步bu提ti高gao,不bu斷duan縮suo短duan的de產chan品pin生sheng命ming周zhou期qi和he上shang市shi時shi間jian,不bu斷duan完wan善shan的de協xie議yi標biao準zhun,以yi及ji不bu斷duan提ti出chu的de平ping台tai優you化hua需xu求qiu,都dou需xu要yaoFPGA具有更強的動態編程能力。
第四,低功耗。功耗已經成為所有電子產品無法回避的主要問題。對於FPGA而言,功耗也是其無法取代專業ASIC的一個主要原因。這也直接決定了所有以電池供電的手持式應用都基本無法直接使用FPGA,如智能手機、平板電腦等主流消費電子類產品。
FPGA測試成業界重點
相比於FPGA芯片的飛速發展,對於FPGA的測試已經越來越成為業界的重點和難點。簡單而言,對FPGA測試的挑戰主要在如下幾個方麵:
第一,FPGA功能的不確定性。FPGA電路結構與一般ASIC電路不同,在沒有進行編程下載配置前,FPGA的功能是不確定的。這也是為什麼FPGA無法完全采用ASIC測試方案的原因。要完成FPGA的測試需要對FPGA進行編程,使芯片實現相應的邏輯功能,並在I/O上施加相應的測試向量,再通過相應工具判斷其響應是否正確。因此,采用何種測試電路、何種測試方案及測試向量,如何利用測試工具使編程次數和編程速度最少,是短時間內完成FPGA測試的主要問題。
[page]
第二,測試工具的選擇和應用。嵌入式邏輯分析工具和外部測量工具是很多客戶的選擇。簡單而言:嵌入式邏輯分析工具一般由FPGA廠家自行提供,其優點在於價格便宜,但卻無法具有測試所需的通用性要求。而且從分析方式、存(cun)儲(chu)能(neng)力(li)等(deng)角(jiao)度(du)來(lai)看(kan),嵌(qian)入(ru)式(shi)邏(luo)輯(ji)分(fen)析(xi)工(gong)具(ju)都(dou)弱(ruo)於(yu)通(tong)用(yong)性(xing)更(geng)強(qiang)的(de)外(wai)部(bu)測(ce)試(shi)工(gong)具(ju)。而(er)對(dui)於(yu)外(wai)部(bu)測(ce)試(shi)工(gong)具(ju)而(er)言(yan),除(chu)了(le)可(ke)以(yi)提(ti)供(gong)更(geng)好(hao)的(de)通(tong)用(yong)性(xing),也(ye)可(ke)以(yi)把(ba)FPGA內部信號與實際電路聯合起來觀察係統真實運行的情況。當然,外部測試工具價格比較昂貴,也可以用於其他電路係統測試需求。
第三,高速信號的信號完整性和時鍾抖動分析。隨著FPGA工藝的發展,FPGA的I/O信號速率越來越高。對於高速I/O信(xin)號(hao)的(de)完(wan)整(zheng)性(xing)分(fen)析(xi),我(wo)們(men)希(xi)望(wang)得(de)到(dao)最(zui)精(jing)確(que)的(de)特(te)性(xing),也(ye)希(xi)望(wang)能(neng)夠(gou)對(dui)偶(ou)發(fa)的(de)錯(cuo)誤(wu)信(xin)號(hao)進(jin)行(xing)快(kuai)速(su)有(you)效(xiao)的(de)捕(bu)捉(zhuo)和(he)獲(huo)取(qu)。在(zai)此(ci)基(ji)礎(chu)上(shang),高(gao)靈(ling)敏(min)度(du)的(de)檢(jian)測(ce)工(gong)具(ju)也(ye)是(shi)保(bao)證(zheng)高(gao)速(su)信(xin)號(hao)完(wan)整(zheng)性(xing)必(bi)不(bu)可(ke)少(shao)的(de)手(shou)段(duan)。另(ling)外(wai),利(li)用(yong)FPGA實現大型設計時,可能需要FPGA具有以多個時鍾運行的多重數據通路,這種多時鍾FPGA設計必須特別小心。在實際使用過程中,由於參考時鍾穩定性、內部PLL、並串轉換和高速輸出緩存以及硬件電路本身的噪聲都會引起時鍾抖動。因此對時鍾的測試也是FPGA非常重要的部分。
基於外部測試工具提供方案
ceshiyibiaochangshangzhuyaotigongjiyuwaibuceshigongjudeceshijiejuefangan,keyimanzurugaosuxinhaodewanzhengxingjixitongshizhongdoudongdexiangguanceshixuqiu,cishishiyongdezhuyaoceshiyibiaoweishiboqi。
duixinhaojinxinggaobaozhenceshi,duiyushiboqieryan,xuyaogaoxingnengdeshepinqianduanyibaozhengjiancexinhaodelingmindujiyouyidebendizaosheng。ciwai,xiangbiyuchuantongmoshitongguojiaocuojishuyouduogeADC實現的高采樣率係統,單核高采樣率ADC可以保證最小的信號失真和提高測試的動態範圍,並且進一步提升測試的有效比特位以達到信號完整性分析的目的。
對(dui)高(gao)速(su)串(chuan)行(xing)信(xin)號(hao)和(he)時(shi)鍾(zhong)進(jin)行(xing)測(ce)試(shi)和(he)驗(yan)證(zheng),最(zui)基(ji)本(ben)的(de)工(gong)具(ju)是(shi)通(tong)過(guo)示(shi)波(bo)器(qi)進(jin)行(xing)眼(yan)圖(tu)和(he)抖(dou)動(dong)測(ce)試(shi)。因(yin)為(wei)眼(yan)圖(tu)能(neng)夠(gou)非(fei)常(chang)直(zhi)觀(guan)的(de)反(fan)映(ying)一(yi)條(tiao)被(bei)測(ce)信(xin)號(hao)路(lu)徑(jing)上(shang)的(de)整(zheng)體(ti)信(xin)號(hao)質(zhi)量(liang)問(wen)題(ti)。
shiyongshiboqiduigaosuxinhaojinxingceshi,daikuanshiqizuijibendexuqiu。genjuxinhaodechuanshusulvheshangshengshijian,jinliangxuanzegaodaikuandeshiboqi,zheyangceshijieguocainengbaoliuzugouduodexiebofenliang,goujiangaojingdudeyantuceshijieguo。tongguoshiboqijinxingyantuhedoudongceshishi,caijideshujuliangdedaxiaofeichangguanjian,gaosuneicunbujinjuedingleceshiyangbenshumudeduoshao,yejuedingleshiboqinenggouceshidedoudongdepinlvfanwei。
除示波器外,對於多路被測信號而言,邏輯分析儀和MSO混合示波器也是FPGA的主要外部測試工具,其工作原理與示波器基本一致。而相應工具包的使用,也可以大大提高外部測試的準確性和工作效率。
FPGA測試已經成為業界關注的焦點,基於外部測試工具,目前R&S的RTO已經可以提供高速信號完整性分析及抖動測試方案,以滿足客戶的測試需求。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 1200餘家企業齊聚深圳,CITE2026打造電子信息產業創新盛宴
- 掌握 Gemini 3.1 Pro 參數調優的藝術
- 築牢安全防線:電池擠壓試驗機如何為新能源產業護航?
- Grok 4.1 API 實戰:構建 X 平台實時輿情監控 Agent
- 電源芯片國產化新選擇:MUN3CAD03-SF助力物聯網終端“芯”升級
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索




