探究電路裏0.1uF和0.01uF電容的共存之謎
發布時間:2024-12-16 責任編輯:lina
【導讀】旁路電容(Bypass Capacitor)和去耦電容(Decoupling Capacitor)這兩個概念在電路中是常見的,但是真正理解起來並不容易。
旁路電容(Bypass Capacitor)和去耦電容(Decoupling Capacitor)這兩個概念在電路中是常見的,但是真正理解起來並不容易。
要理解這兩個詞彙,還得回到英文語境中去。
Bypass在英語中有抄小路的意思,在電路中也是這個意思,如下圖所示。
couple在英語中是一對的意思,引申為配對、耦合的意思。如果係統A中的信號引起了係統B中的信號,那麼就說A與B係統出現了耦合現象(Coupling),如下圖所示。而Decoupling就是減弱這種耦合的意思。
如下圖中,直流電源Power給芯片IC供電,在電路中並入了兩個電容。
1)旁路
如果Power受到了幹擾,一般是頻率比較高的幹擾信號,可能使IC不能正常工作。
在靠近Power處並聯一個電容C1,因為電容對直流開路,對交流呈低阻態。
頻率較高的幹擾信號通過C1回流到地,本來會經過IC的幹擾信號通過電容抄近路流到了GND。這裏的C1就是旁路電容的作用。
2)去耦
由於集成電路的工作頻率一般比較高,IC啟動瞬間或者切換工作頻率時,會在供電導線上產生較大的電流波動,這種幹擾信號直接反饋到Power會使其產生波動。
在靠近IC的VCC供電端口並聯一個電容C2,因為電容有儲能作用,可以給IC提供瞬時電流,減弱IC電流波動幹擾對Power的影響。這裏的C2起到了去耦電容的作用。
回到本文最開始提到的問題,為什麼要用0.1uF和0.01uF的兩個電容?
電容阻抗和容抗計算公式分別如下:
容抗與頻率和電容值成反比,電容越大、頻率越高則容抗越小。可以簡單理解為電容越大,濾波效果越好。
那麼有了0.1uF的電容旁路,再加一個0.01uF的電容不是浪費嗎?
實際上,對一個特定電容,當信號頻率低於其自諧振頻率時呈容性,當信號頻率高於其自諧振頻率時呈感性。
當用0.1uF和0.01uF的兩個電容並聯時,相當於拓寬了濾波頻率範圍。
免責聲明:本文為轉載文章,轉載此文目的在於傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯係小編進行處理。
推薦閱讀:
芝識課堂【CMOS邏輯IC的使用注意事項】—深入電子設計,需要這份指南(一)
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 1200餘家企業齊聚深圳,CITE2026打造電子信息產業創新盛宴
- 掌握 Gemini 3.1 Pro 參數調優的藝術
- 築牢安全防線:電池擠壓試驗機如何為新能源產業護航?
- Grok 4.1 API 實戰:構建 X 平台實時輿情監控 Agent
- 電源芯片國產化新選擇:MUN3CAD03-SF助力物聯網終端“芯”升級
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall






