實現邏輯分析儀成功探測的6項提示
發布時間:2011-06-03
中心議題:
- 實現邏輯分析儀成功探測的6項提示
為了完成今天越來越複雜的數字係統的設計, 工程師需要完善的分析工具。對於係統驗證任務, 大多數工程師都要依靠邏輯分析儀。隨著被測係統速度的不斷提升和複雜程度的持續增加, 邏輯分析儀廠商也及時提高了儀器的性能和功能, 以滿足工程師的需求。在許多情況下, 邏輯分析儀主機的性能往往超過手頭任務的需要, 而從分析儀到目標係統的探頭物理連接則成為係統性能的瓶頸。如果邏輯分析儀接收到的信號有畸變, 那麼邏輯分析儀的強大觸發和分析工具將是無用武之地。
這篇應用指南將討論實現成功邏輯分析儀探頭連接, 需要考慮的探測問題。我們將介紹探頭結構形式選擇、探頭負載和信號質量概念, 以及與接地有關的常見問題。最後討論兩種容易犯的錯誤: 在錯誤的引線位置探測和選擇了錯誤的互連。
提示1探頭結構形式
如果您決定使用邏輯分析儀, 也就必須選擇使用何種類型的探頭連接。探頭連接可分成兩大類: “設計中包括連接”和“事後連接”。對於設計中包括的連接, 邏輯分析儀探頭所探測的測試點就融入在最初設計中。連接器探頭和無連接器探頭都屬於這類連接。為使用這兩類探頭,設計師在電路板上布放適宜的焊盤,並把感興趣的信號連到焊盤上。邏輯分析儀探頭上的連接器能與目標連接器可靠插接。無連接器探頭則能壓在電路板焊盤上, 以保證良好地接觸 (圖1a)。
探頭 “事後連接” 的適應測試能力未融入設計的係統。此時您需要用包括各種互連附件(焊接、抓鉤等)的探頭觸針實現連接。最常用的“事後連接”探頭是飛線探頭(圖1b)。
在討論各種探頭結構形式的優缺點前, 先了解您在把邏輯分析儀接到係統時會遇到的一些問題。

圖1. 這些照片對“設計中包括連接”的探頭和“事後連接”的探頭進行比較。
提示2探頭負載
您要設法盡可能減小探頭對係統呈現的電氣負載。如果探頭極大改變了係統性能, 它就不能幫助您驗證係統; 因為故障可能完全是因探頭引發。負載主要有兩方麵影響。首先是降低目標電路板上的信號質量, 並進而導致係統故障。其次是降低送入邏輯分析儀的被觀察波形質量。這會在驗證中導致錯誤的否定結論。為避免這些問題, 您必須了解探頭的結構。
邏輯分析儀探頭有高輸入阻抗。探頭觸針電路包括一個20kΩ量級的觸針電阻器。低頻時的探頭阻抗接近該阻值。隨著頻率的上升,探頭的寄生電容開始降低它的阻抗。阻抗沿標準RC響應滾降。這可能造成目標係統的問題; 當探頭阻抗開始接近係統阻抗時, 由探頭構成的電壓分壓器起著實質性的作用。低阻抗將吸收大量電流, 從而造成係統故障。
探頭中的電容主要與連接器有關。例如若目標信號與探頭觸針電阻間有大的連接器, 該連接器就會把大電容加到探頭負載中。使用小的連接器可減小這一電容量。
無連接器探頭提供較低的電氣負載。如前所述, 當您使用無連接器探頭時, 就要在目標係統上放置承載焊盤。邏輯分析儀探頭壓著在目標小電路板上實現電氣連接。由於消除了電氣路徑中的物理連接器, 就能實現非常低的電容量 (見表1)。

圖2 顯xian示shi負fu載zai端duan接jie傳chuan輸shu線xian上shang各ge種zhong探tan頭tou結jie構gou形xing式shi對dui等deng效xiao集ji總zong電dian容rong的de影ying響xiang。波bo形xing顯xian示shi來lai自zi探tan頭tou的de電dian容rong性xing反fan射she如ru何he在zai初chu始shi波bo形xing後hou某mou一yi時shi刻ke到dao達da接jie收shou器qi。[page]
| 探頭 | 探頭類型 | 等效電容 |
| E5380A | Mictor連接器 | 3.0 pF |
| E5378A | Samtec 連接器 | 1.5 pF |
| E5381A | 飛線 (焊接) | 0.9 pF |
| E5390A | 軟觸無連接器 | 0.7 pF |
表1.
圖2. 波形是比較各種互連探頭負載的好方法。負載隨連接器尺寸的減小(或消除)而減小。係統的原上升時間是150ps。
提示3探頭觸針處的信號質量
如前所述, 探頭導致進入邏輯分析儀中的信號質量變差,從而得出錯誤的否定結論。這是驗證者遇到麻煩的原因, 因為他們把大量時間用在調試並不存在的問題上。為避免這一問題, 您必須注意探頭觸針處的信號質量。
除了留意探頭的電容性負載外,您還必須注意探頭位置。這在選擇各種不同端接方案時尤為重要。對於某種特定的端接方案, 接收器觀察的信號可能有足夠好的信號質量, 但在連線任何其它點觀察到的信號卻可能無法接受。
為說明這一點, 先(xian)來(lai)分(fen)析(xi)串(chuan)聯(lian)端(duan)接(jie)傳(chuan)輸(shu)線(xian)理(li)論(lun)。感(gan)應(ying)波(bo)形(xing)瞬(shun)間(jian)在(zai)源(yuan)端(duan)電(dian)阻(zu)和(he)導(dao)線(xian)特(te)性(xing)阻(zu)抗(kang)間(jian)分(fen)開(kai)。半(ban)幅(fu)度(du)的(de)電(dian)波(bo)沿(yan)傳(chuan)輸(shu)線(xian)傳(chuan)輸(shu)到(dao)接(jie)收(shou)器(qi)。在(zai)到(dao)達(da)接(jie)收(shou)器(qi)時(shi)經(jing)過(guo) 100% 的正反射, 把半幅信號加倍得到原波形的幅度。該反射波以相反方向在傳輸線
上傳輸, 直到被源端電阻器吸收, 從而結束瞬態響應。
雖然這種方案為接收器提供一個良好的波形, 但該波形在傳輸線上呈階梯形狀。階梯波形不適合邏輯分析儀, 因為邏輯分析儀不能確定波形半幅度期間到底是邏輯“1”還是邏輯“0”。圖3顯示這種情況的波形。注意接收器處的波形信號質量良好,而在探頭觸針處觀察到的波形卻無法接受。隨著信號速度的增加, 探頭觸針處的信號質量對於成功的測量變得尤為重要。

圖3. 在接收器處和在探頭觸針處觀察到的串聯端接係統波形。
zhuyizailianxianzhongjianchuguanchadaodeboxingjietixingzhuang。tabiaomingzhengxiangchuanshudebanfuduboxingshiwangjieshouqifangxiangchuanshu。fanxiangchuanshujianfansheboxingyuzhengxiangchuanshuboxingdiejiahoudedaoqizuizhongzhi。
提示4接地問題
您(nin)在(zai)使(shi)用(yong)邏(luo)輯(ji)分(fen)析(xi)儀(yi)時(shi)需(xu)留(liu)意(yi)接(jie)地(di)是(shi)否(fou)良(liang)好(hao)。探(tan)頭(tou)的(de)接(jie)地(di)信(xin)號(hao)是(shi)被(bei)觀(guan)察(cha)信(xin)號(hao)的(de)參(can)照(zhao)。電(dian)氣(qi)信(xin)號(hao)必(bi)須(xu)有(you)它(ta)的(de)返(fan)回(hui)電(dian)流(liu)路(lu)徑(jing)。通(tong)常(chang)認(ren)為(wei)返(fan)回(hui)路(lu)徑(jing)是(shi)具(ju)有(you)零(ling)電(dian)阻(zu)的(de)理(li)想(xiang)導(dao)體(ti)。如(ru)果(guo)不(bu)是(shi)這(zhe)種(zhong)情(qing)況(kuang), 接地返回路徑阻抗上就有電壓降。這一電壓降將降低邏輯分析儀看到的電壓幅度。當把探頭接地時, 您的目標是提供盡可能低阻抗的返回路徑 (或地連接)。從而使邏輯分析儀能夠觀察到原信號幅度。
地線過長是引起問題的常見原因。長地線的等效串聯電阻造成跨該阻抗的壓降。為避免這一問題, 地線長度不應超過信號線過多。大致相等的長度能使信號路徑和接地路徑中的寄生電阻相匹配。
另一常遇的探測問題是接地回路的自感。在地線和信號線構成環路時, 接地路徑將產生正比於回路麵積的自感。由於電感器感抗與頻率相關, 所以這一電感會使係統帶寬變窄。在高頻時, 因電感阻止電荷快速過地線從而減小帶寬。為緩解這一問題, 應讓地環路盡可能小。使用連接器探頭或無連接器探頭時, 地環路大小通常已被確定。但飛線探頭是通過普通導線把探頭接到係統。此時有可能構成大的地環路。為避免產生地環路, 要把地線和信號線擰在一起構成雙絞線。大多數飛線探頭帶有雙絞線附件,能幫助解決這一問題。
不足的接地線數量也能導致探測問題。某些探頭 (如飛線探頭)是由使用者確定接地線數量。為理解這一問題, 以有16 個信號線,而僅有一個接地線的飛線探頭為例。此時所有16個信號的返回電流都必須通過這一個接地連接。在一個或二個信號返回時, 接地線的自感是足夠低的, 能夠避免跨地線的電壓。但對於16 個信號, 電流已大到足能產生不可忽略的電壓。
jiejuezheyiwentixuyaozengjiajiedixianshu。zailixiangqingkuangxiayigexinhaoyouyigejiedi。suoxuyaodejiedishuyupinlvchengzhengbi。womenjianyiyigejiedibuyaoyongyulianggeyishangxinhao。ruguoninzaiyongluojifenxiyibuhuoshujushifaxianyouwenti, 首先要檢查接地線數。[page]
提示5在錯誤的連線位置探測
常犯的錯誤
雖然今天有各種可用的探測選擇, 但(dan)往(wang)往(wang)很(hen)難(nan)確(que)定(ding)何(he)種(zhong)連(lian)接(jie)方(fang)案(an)能(neng)確(que)保(bao)成(cheng)功(gong)。有(you)時(shi)甚(shen)至(zhi)難(nan)以(yi)知(zhi)道(dao)到(dao)底(di)可(ke)用(yong)哪(na)種(zhong)方(fang)案(an)。下(xia)麵(mian)的(de)例(li)子(zi)說(shuo)明(ming)在(zai)選(xuan)擇(ze)了(le)不(bu)適(shi)合(he)您(nin)應(ying)用(yong)的(de)探(tan)測(ce)解(jie)決(jue)方(fang)案(an)時(shi)經(jing)常(chang)出(chu)現(xian)的(de)兩(liang)個(ge)問(wen)題(ti)。
回到前麵討論的串聯端接係統。該係統用背板上的驅動器IC和BGA封裝的接收器實現。為方便起見, 使用者選擇在背板連接器引腳處探測信號。但我們在前麵已經說到, 在驅動器處探測串聯端接係統會在邏輯分析儀的探頭觸針處產生階梯波形。圖4a示出該連接方案, 圖4b示出邏輯分析儀觀察到的波形。

這一波形顯然是無法接受的。解決方案是把探頭直接放在接收器上。對BGA封裝的最近物理探測點是電路板背麵通過焊盤的引出口。圖5示出新的連接方案, 它把飛線直接焊到BGA的通孔。此時得到的信號質量如圖5b 所示。

提示6選擇了錯誤的互連
考慮邏輯分析儀觀察到的是在電路板兩個元件之間的信號。該信號在電路板外層, 不超過3.5pF 的負載不會導致係統故障。設計師決定用基於Mictor 連接器的探頭 (AgilentE5380A)觀察信號。由於連接器的出腳和結構要求, 信號不能直接接到連接器上。這就迫使設計師把連接器放在走線麵, 而為每一信號另增通孔連接。從而需要在電路板另一層上經過與原信號相垂直的走線實現至連接器的連接。圖6是這一連接的走線圖。
現在考慮使用Agilent E5390A軟接觸無連接器探頭的替代解決方案。此時, 您可把信號直接穿過探頭壓著點焊盤 (圖7)引入邏輯分析儀。采用這種方法, 係統就不會有附加的走線電容。探頭的淨電容是0.7pF。通過使用這種類型的連接方案, 您就能在不影響係統正常工作的條件下對電路進行分析。

圖6. 該連接方案用基於Mictor 連接器的探頭觀察總線信號。注意連接Mictor 需要另外增加走線長度。這就把走線電容 (3pF) 加到了連接器上。這一連接的淨電容已大於3.5pF,從而造成係統故障。

圖7. 這裏是用軟接觸無連接器探頭觀察總線信號。減小的探頭負載和直接穿過壓著點的走線實現了可接受的邏輯分析連接。
探頭負責邏輯分析儀與您被測係統間的物理連接。在某些情況下探頭會成為性能的瓶頸。如果邏輯分析儀接收信號有畸變, 那麼邏輯分析儀的強大觸發和分析工具將無用武之地。隻有選擇正確的探頭結構形式, 采取最小化探頭負載的措施,保證探頭觸針處的信號質量, 才能把信號畸變減到最小。特別要注意接地的好壞,它會使結果大不相同。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 大聯大世平集團首度亮相北京國際汽車展 攜手全球芯片夥伴打造智能車整合應用新典範
- 2026北京車展即將啟幕,高通攜手汽車生態“朋友圈”推動智能化體驗再升級
- 邊緣重構智慧城市:FPGA SoM 如何破解視頻係統 “重而慢”
- 如何使用工業級串行數字輸入來設計具有並行接口的數字輸入模塊
- 意法半導體將舉辦投資者會議探討低地球軌道(LEO)發展機遇
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall




