PCB布線技術中的抗幹擾設計
發布時間:2012-03-14
中心議題:
隨著電子技術的飛速發展,PCB的密度越來越高,電子係統的工作頻率也越來越高;模擬電路、數字電路、大規模的集成電路和大功率電路的混合使用以及電子設備的工作帶寬越來越寬,靈敏度越來越高;並隨著網絡技術的應用,連接各設備之間的電纜和空間聯網也越來越複雜。實踐證明,當我們在使用PROTEL軟件製板時,盡管製定了相關的設計規則及約束條件。在進行自動布局和自動布線時,仍然出現印刷電路板設計不當,並對係統的可靠性產生不良影響。因此,要使電子係統獲得最佳性能, 在使用PROTEL軟件製板時,必須采用自動與手動相結合。並應遵循設計的一般及特殊規則。
一、元器件布線
1 . 盡可能縮短高頻元器件之間的連線,設法減少它們的分布參數和相互間的電磁幹擾。 易受幹擾的元器件不能相互挨得太近,輸入和輸出元件應遠離。輸入輸出端用的導線應盡量避免相鄰平行,最好加上線間地線,以免發生反饋耦合。如:同相放大器的輸入輸出端一靠近(圖1),zezaitamenzhijianjiuhuichanshengjishengdianrong。zheyang,youyugaidianrongerxingchengleshuchufanhuidaoshurudezhengfankuihuanlu,zuizhongyinqizhendang。zhezhongzhendangyushuruxinhaowuguan,jishizaimeiyoushurushiyehuifasheng。
振蕩頻率由同相放大器的電路結構和寄生電容的大小等因素決定。實際上,大部分為1MHz以上。還有,隨著寄生電容的大小變化,不僅僅產生電路的振蕩,甚至發生工作不穩定和特性變壞的情況。而在反相放大器中,如圖2所示,由於米勒效應引起高頻特性變壞。設反相放大器的增益為A,輸入輸出間的寄生電容為C。由於米勒效應,從輸入端可以看成輸入與GND之間加入了(A+1)C的電容。如果信號源電阻Rg非常低,則是可以的。然而,如果Rg很高,則該Rg與米勒電容(A+1)C就會形成LPF(低通濾波器),使得高頻特性下降.因此,,無wu論lun是shi正zheng相xiang放fang大da器qi還hai是shi反fan相xiang放fang大da器qi,其qi輸shu入ru輸shu出chu端duan都dou不bu允yun許xu靠kao得de太tai近jin,特te別bie在zai增zeng益yi高gao或huo在zai寬kuan帶dai放fang大da器qi中zhong更geng要yao特te別bie注zhu意yi。不bu僅jin對dui於yu一yi級ji放fang大da器qi,對dui於yu多duo級ji放fang大da器qi也ye同tong樣yang要yao注zhu意yi這zhe個ge問wen題ti。
2 . 某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引起意外短路。 daigaoyadeyuanqijianyingjinliangbuzhizaitiaoshishishoubuyichujidedifang。rutongfangdaqideshurushuchunayang,bujinduiyuxiangtongxitongdexinhaoxian,duiyudazaixianghudulidexinhaoxianyeyiyang,zaiqidianpingchadashi(30~40dB以上),都不允許靠近。即使僅流過直流電流,在其電壓高或電流大時,也不許靠近微小信號線。 如圖3所示,將兩根線靠近看一下。設A線上搭載電源紋波(50Hz)1Vp-p,B線上搭載lmVp-p的微弱的信號,兩者電平差有1000倍(60dB)之多。在電源存在紋波的情況下,由於頻率低,靜電耦合是沒有問題的。但由於電磁耦合,A的電源波紋泄漏到B。情況嚴重者會發生振蕩等異常現象。
技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
[page]
3 . 濾波電路中的電解電容器,在電路圖中,即使連接是相同的,但布線次序有錯誤,也不能得到所希望的電源波紋。圖4是為便於理解而畫出的圖。
首先來分析圖4(a),fuzaidianludebuxianshiyouzhengliuerjiguanyinchulaide。lvbodianrongdebuxianyufuzaidianludebuxianbutong,yeshicongzhengliuerjiguanyinchulaide。dangjinxingzheyangdebuxianshi,fuzaidianliubutongguolvbodianrong,erzhijieliudaofuzaidianlu,suoyibunenghuodesuoxiwangdedianyuanbowen。fuzaidianliuyueda、濾波電容的容量越大、由整流二極管到濾波電容的布線越細長時,這種傾向變得越嚴重。
圖4(b)該負載電路的布線是由整流二極管引出來、並通過濾波電容來進行的。這樣,負載電流一定通過濾波電容流動,也就消除了圖4(a)那樣的麻煩。如果考慮到電流的流動,上述方法的效果是很明顯的。這種方法,不僅對濾波電容,而且對電源旁路電容也一樣有效。
4. 考(kao)慮(lv)電(dian)流(liu)環(huan)路(lu)。簡(jian)單(dan)而(er)言(yan),電(dian)流(liu)環(huan)路(lu)其(qi)對(dui)象(xiang)範(fan)圍(wei)很(hen)廣(guang),而(er)且(qie)概(gai)念(nian)也(ye)很(hen)模(mo)糊(hu)。但(dan)是(shi),其(qi)考(kao)慮(lv)方(fang)法(fa)卻(que)是(shi)簡(jian)單(dan)的(de)。在(zai)考(kao)慮(lv)電(dian)流(liu)的(de)流(liu)動(dong)時(shi),一(yi)定(ding)有(you)去(qu)路(lu)和(he)回(hui)路(lu)。由(you)其(qi)去(qu)路(lu)和(he)回(hui)路(lu)所(suo)形(xing)成(cheng)的(de)電(dian)流(liu)環(huan)路(lu)的(de)麵(mian)積(ji)要(yao)盡(jin)可(ke)能(neng)的(de)小(xiao)。對(dui)於(yu)電(dian)源(yuan)線(xian)和(he)信(xin)號(hao)線(xian)來(lai)講(jiang)都(dou)是(shi)如(ru)此(ci),圖(tu)5(a)是不好的例子,由電流的去路與回路所形成的環路非常大。電源線的環路大,因其波紋等原因有可能對其他電路產生不良的影響。
現將該環路變小,如圖5(b)所(suo)示(shi)。由(you)於(yu)這(zhe)樣(yang)做(zuo),使(shi)環(huan)路(lu)變(bian)小(xiao),故(gu)而(er)對(dui)其(qi)他(ta)電(dian)路(lu)的(de)影(ying)響(xiang)也(ye)就(jiu)變(bian)小(xiao)。還(hai)有(you),稱(cheng)兩(liang)根(gen)絞(jiao)在(zai)一(yi)起(qi)的(de)導(dao)線(xian)為(wei)絞(jiao)線(xian)。即(ji)使(shi)不(bu)弄(nong)成(cheng)絞(jiao)線(xian),而(er)將(jiang)兩(liang)根(gen)導(dao)線(xian)平(ping)行(xing)地(di)放(fang)置(zhi)也(ye)會(hui)對(dui)縮(suo)小(xiao)電(dian)源(yuan)線(xian)環(huan)路(lu)麵(mian)積(ji)起(qi)到(dao)有(you)一(yi)定(ding)的(de)效(xiao)果(guo)。
5. 電容的一般配置原則
1)電源輸入端跨接10μF~100μF 的電解電容器。如有可能,接100μF 以上的更好。
2)原則上每個集成電路芯片都應布置一個0. 01pF的瓷片電容。如遇印刷板空隙不夠,可每(4個~8個)芯片布置一個1pF~10pF 的鉭電容。
3)對於抗噪聲能力弱、關斷時電源變化大的器件,如RAM、ROM 存儲器件,應在芯片的電源線和地線之間直接接入退耦電容。
4)電容引線不能太長,尤其是高頻旁路電容不能有引線。
5)在印刷板中有接觸器、繼電器、按鈕等元件時,操作它們時均會產生較大火花放電,必須采用RC電路來吸收放電電流。 一般R取1kΩ~2kΩ,C取2.2μF~47μF。
6)CMOS 的輸入阻抗很高,且易受感應,因此在使用時,對不用端要接地或接正電源。
6. 振蕩器幾乎所有的電子係統都有一個耦合於外部晶體或陶瓷諧振器的振蕩器電路.振蕩是一個輻射的發射源。其周期性波形的輸出通過印製板連線輸到負載,並取決於印製板的布圖、元件的布局、連線、去耦、阻抗控製和其他被消除或減少的有關項目。
在PCB上,要求外接電容、晶體或陶瓷諧振器的引線越短越好. RC振蕩器對幹擾信號有潛在的敏感性,它能產生很短的時鍾周期,因而最好選晶體或陶瓷諧振器. 另外,石英晶體的外殼要接地。
技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
[page]
二、一般導線及焊盤布線
1. 印刷板導線的最小寬度主要由導線與絕緣基板的粘附強度和流過它們的電流值決定。當銅箔厚度為0.5mm、寬度為1mm~15mm時,通過2A的電流,溫升不會高於3℃。因此,導線寬度為1.5mm可滿足要求。對於集成電路,尤其是數字電路,通常選0.02mm~0.3mm導線寬度。當然,隻要允許,還是盡可能用寬線,尤其是電源線和地線。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。 對於集成電路,尤其是數字電路,隻要工藝允許,可使間距小於0.1mm~0.2mm。
2. 印刷導線拐彎處一般取圓弧,而直角或夾角在高頻電路中會影響電氣性能。此外,盡量避免使用大麵積銅箔,否則,長時間受熱時,易發生銅箔膨脹和脫落現象。 必須用大麵積銅箔時,最好用柵格狀,這樣有利於排除銅箔與基板間粘合劑受熱產生的揮發性氣體。
3 . 焊盤中心也要比器件引線直徑稍大一些。
焊盤太大易形成虛焊。焊盤外徑D 一般不小於(d +1.2)mm,其中d 為引線孔徑。對高密度的數字電路,焊盤最小直徑可取(d +1.0) mm。
三、電源線及地線設計
1 . 根據印刷線路板電流的大小,盡量加粗電源線寬度,減少環路電阻,同時,使電源線、地線的走向和數據傳遞的方向一致,這樣有助於增強抗噪聲能力。
2 . 在小信號電路與大電流電路做在一起的電路中,必須將GND明顯地區分開來。布線方法為將小信號GND與大電流的GND進行分離,通常使用兩根引線的GND。使shi大da電dian流liu不bu在zai布bu線xian電dian阻zu上shang流liu動dong,從cong而er不bu產chan生sheng幹gan擾rao,如ru像xiang功gong率lv放fang大da級ji和he負fu載zai那na樣yang,將jiang大da電dian流liu流liu動dong的de部bu分fen由you電dian源yuan直zhi接jie進jin行xing布bu線xian。還hai有you,將jiang小xiao信xin號hao部bu分fen進jin行xing彙hui總zong,也ye直zhi接jie由you電dian源yuan進jin行xing布bu線xian。如ru果guo這zhe樣yang做zuo,小xiao信xin號hao線xian與yu大da電dian流liu線xian完wan全quan分fen離li,再zai將jiang彙hui總zong的de小xiao信xin號hao GND與功率放大級的GND相連接。
當電路簡單時,可將電源所供給的電路彙總成一個。但是當電路變得複雜時,就要分成幾個基板(模塊),電源的數目仍不變,還為1個ge。就jiu其qi布bu線xian方fang法fa來lai看kan,若ruo各ge基ji板ban電dian源yuan及ji地di線xian擁yong有you公gong共gong布bu線xian電dian阻zu,任ren何he一yi個ge基ji板ban上shang的de電dian流liu發fa生sheng變bian動dong,都dou影ying響xiang到dao其qi他ta的de基ji板ban。與yu此ci相xiang反fan,若ruo將jiang其qi各ge個ge基ji板ban電dian源yuanGNDdebuxianfenbieyoudianyuanyinchu。zheyang,gezidouyoubuxiandianzu,jishiyindianliubianhuaerchanshengdianyajiang,tajintingliuzaigaijibanshang,erbuhuiduiqitajibanchanshengyingxiang。
3 . 正確選擇單點接地與多點接地。 在低頻電路中,信號的工作頻率小於1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對幹擾影響較大,因而應采用一點接地的方式。當信號工作頻率大於10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1 MHz~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。
4 . 數字地與模擬地分開。 電dian路lu板ban上shang既ji有you高gao速su邏luo輯ji電dian路lu,又you有you線xian性xing電dian路lu,應ying使shi它ta們men盡jin量liang分fen開kai,而er兩liang者zhe的de地di線xian不bu要yao相xiang混hun,分fen別bie與yu電dian源yuan端duan地di線xian相xiang連lian。低di頻pin電dian路lu的de地di應ying盡jin量liang采cai用yong單dan點dian並bing聯lian接jie地di,實shi際ji布bu線xian有you困kun難nan時shi可ke部bu分fen串chuan聯lian後hou再zai並bing聯lian接jie地di;高頻電路宜采用多點串聯接地,地線應短而粗。高頻元件周圍盡量用柵格狀大麵積地箔,要盡量加大線性電路的接地麵積。
5 . 接地線應盡量加粗。若接地線用很細的線條,則接地電位會隨電流的變化而變化,致使電子產品的定時信號電平不穩,抗噪聲性能降低。因此應將接地線盡量加粗,使它能通過三倍於印刷電路板的允許電流。如有可能,接地線的寬度應大於3mm。
6 . 接地線構成閉環路。 設計隻由數字電路組成的印刷電路板的地線係統時,將接地線做成閉路可以明顯地提高抗噪聲能力。 其原因在於:印刷電路板上有很多集成電路元件,尤其遇有耗電多的元件時,因受接地線粗細的限製,會在地線上產生較大的電位差,引起抗噪聲能力下降;若將接地線構成環路,則會縮小電位差值,提高電子設備的抗噪聲能力。
四、結束語
電磁幹擾已成為線路設計所麵臨的主要問題之一,PCB布線設計中的抗幹擾是一項實踐性非常強的技術工作。元件間的合理布局、增大布線間距、短線連接、減少布線過程中的過孔設置、降低連線的特性阻抗、避免多頻率交調影響等是減少電磁幹擾的有效方法。良好的PCB設計可以大大提高係統的抗幹擾能力,從而提高係統可靠性。
技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
- 探討PCB布線技術中的抗幹擾設計
- 減少布線過程中的過孔設置
- 降低連線的特性阻抗
- 避免多頻率交調影響以減少電磁幹擾
隨著電子技術的飛速發展,PCB的密度越來越高,電子係統的工作頻率也越來越高;模擬電路、數字電路、大規模的集成電路和大功率電路的混合使用以及電子設備的工作帶寬越來越寬,靈敏度越來越高;並隨著網絡技術的應用,連接各設備之間的電纜和空間聯網也越來越複雜。實踐證明,當我們在使用PROTEL軟件製板時,盡管製定了相關的設計規則及約束條件。在進行自動布局和自動布線時,仍然出現印刷電路板設計不當,並對係統的可靠性產生不良影響。因此,要使電子係統獲得最佳性能, 在使用PROTEL軟件製板時,必須采用自動與手動相結合。並應遵循設計的一般及特殊規則。
一、元器件布線
1 . 盡可能縮短高頻元器件之間的連線,設法減少它們的分布參數和相互間的電磁幹擾。 易受幹擾的元器件不能相互挨得太近,輸入和輸出元件應遠離。輸入輸出端用的導線應盡量避免相鄰平行,最好加上線間地線,以免發生反饋耦合。如:同相放大器的輸入輸出端一靠近(圖1),zezaitamenzhijianjiuhuichanshengjishengdianrong。zheyang,youyugaidianrongerxingchengleshuchufanhuidaoshurudezhengfankuihuanlu,zuizhongyinqizhendang。zhezhongzhendangyushuruxinhaowuguan,jishizaimeiyoushurushiyehuifasheng。

振蕩頻率由同相放大器的電路結構和寄生電容的大小等因素決定。實際上,大部分為1MHz以上。還有,隨著寄生電容的大小變化,不僅僅產生電路的振蕩,甚至發生工作不穩定和特性變壞的情況。而在反相放大器中,如圖2所示,由於米勒效應引起高頻特性變壞。設反相放大器的增益為A,輸入輸出間的寄生電容為C。由於米勒效應,從輸入端可以看成輸入與GND之間加入了(A+1)C的電容。如果信號源電阻Rg非常低,則是可以的。然而,如果Rg很高,則該Rg與米勒電容(A+1)C就會形成LPF(低通濾波器),使得高頻特性下降.因此,,無wu論lun是shi正zheng相xiang放fang大da器qi還hai是shi反fan相xiang放fang大da器qi,其qi輸shu入ru輸shu出chu端duan都dou不bu允yun許xu靠kao得de太tai近jin,特te別bie在zai增zeng益yi高gao或huo在zai寬kuan帶dai放fang大da器qi中zhong更geng要yao特te別bie注zhu意yi。不bu僅jin對dui於yu一yi級ji放fang大da器qi,對dui於yu多duo級ji放fang大da器qi也ye同tong樣yang要yao注zhu意yi這zhe個ge問wen題ti。

2 . 某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引起意外短路。 daigaoyadeyuanqijianyingjinliangbuzhizaitiaoshishishoubuyichujidedifang。rutongfangdaqideshurushuchunayang,bujinduiyuxiangtongxitongdexinhaoxian,duiyudazaixianghudulidexinhaoxianyeyiyang,zaiqidianpingchadashi(30~40dB以上),都不允許靠近。即使僅流過直流電流,在其電壓高或電流大時,也不許靠近微小信號線。 如圖3所示,將兩根線靠近看一下。設A線上搭載電源紋波(50Hz)1Vp-p,B線上搭載lmVp-p的微弱的信號,兩者電平差有1000倍(60dB)之多。在電源存在紋波的情況下,由於頻率低,靜電耦合是沒有問題的。但由於電磁耦合,A的電源波紋泄漏到B。情況嚴重者會發生振蕩等異常現象。

技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
[page]
3 . 濾波電路中的電解電容器,在電路圖中,即使連接是相同的,但布線次序有錯誤,也不能得到所希望的電源波紋。圖4是為便於理解而畫出的圖。

首先來分析圖4(a),fuzaidianludebuxianshiyouzhengliuerjiguanyinchulaide。lvbodianrongdebuxianyufuzaidianludebuxianbutong,yeshicongzhengliuerjiguanyinchulaide。dangjinxingzheyangdebuxianshi,fuzaidianliubutongguolvbodianrong,erzhijieliudaofuzaidianlu,suoyibunenghuodesuoxiwangdedianyuanbowen。fuzaidianliuyueda、濾波電容的容量越大、由整流二極管到濾波電容的布線越細長時,這種傾向變得越嚴重。
圖4(b)該負載電路的布線是由整流二極管引出來、並通過濾波電容來進行的。這樣,負載電流一定通過濾波電容流動,也就消除了圖4(a)那樣的麻煩。如果考慮到電流的流動,上述方法的效果是很明顯的。這種方法,不僅對濾波電容,而且對電源旁路電容也一樣有效。
4. 考(kao)慮(lv)電(dian)流(liu)環(huan)路(lu)。簡(jian)單(dan)而(er)言(yan),電(dian)流(liu)環(huan)路(lu)其(qi)對(dui)象(xiang)範(fan)圍(wei)很(hen)廣(guang),而(er)且(qie)概(gai)念(nian)也(ye)很(hen)模(mo)糊(hu)。但(dan)是(shi),其(qi)考(kao)慮(lv)方(fang)法(fa)卻(que)是(shi)簡(jian)單(dan)的(de)。在(zai)考(kao)慮(lv)電(dian)流(liu)的(de)流(liu)動(dong)時(shi),一(yi)定(ding)有(you)去(qu)路(lu)和(he)回(hui)路(lu)。由(you)其(qi)去(qu)路(lu)和(he)回(hui)路(lu)所(suo)形(xing)成(cheng)的(de)電(dian)流(liu)環(huan)路(lu)的(de)麵(mian)積(ji)要(yao)盡(jin)可(ke)能(neng)的(de)小(xiao)。對(dui)於(yu)電(dian)源(yuan)線(xian)和(he)信(xin)號(hao)線(xian)來(lai)講(jiang)都(dou)是(shi)如(ru)此(ci),圖(tu)5(a)是不好的例子,由電流的去路與回路所形成的環路非常大。電源線的環路大,因其波紋等原因有可能對其他電路產生不良的影響。

現將該環路變小,如圖5(b)所(suo)示(shi)。由(you)於(yu)這(zhe)樣(yang)做(zuo),使(shi)環(huan)路(lu)變(bian)小(xiao),故(gu)而(er)對(dui)其(qi)他(ta)電(dian)路(lu)的(de)影(ying)響(xiang)也(ye)就(jiu)變(bian)小(xiao)。還(hai)有(you),稱(cheng)兩(liang)根(gen)絞(jiao)在(zai)一(yi)起(qi)的(de)導(dao)線(xian)為(wei)絞(jiao)線(xian)。即(ji)使(shi)不(bu)弄(nong)成(cheng)絞(jiao)線(xian),而(er)將(jiang)兩(liang)根(gen)導(dao)線(xian)平(ping)行(xing)地(di)放(fang)置(zhi)也(ye)會(hui)對(dui)縮(suo)小(xiao)電(dian)源(yuan)線(xian)環(huan)路(lu)麵(mian)積(ji)起(qi)到(dao)有(you)一(yi)定(ding)的(de)效(xiao)果(guo)。
5. 電容的一般配置原則
1)電源輸入端跨接10μF~100μF 的電解電容器。如有可能,接100μF 以上的更好。
2)原則上每個集成電路芯片都應布置一個0. 01pF的瓷片電容。如遇印刷板空隙不夠,可每(4個~8個)芯片布置一個1pF~10pF 的鉭電容。
3)對於抗噪聲能力弱、關斷時電源變化大的器件,如RAM、ROM 存儲器件,應在芯片的電源線和地線之間直接接入退耦電容。
4)電容引線不能太長,尤其是高頻旁路電容不能有引線。
5)在印刷板中有接觸器、繼電器、按鈕等元件時,操作它們時均會產生較大火花放電,必須采用RC電路來吸收放電電流。 一般R取1kΩ~2kΩ,C取2.2μF~47μF。
6)CMOS 的輸入阻抗很高,且易受感應,因此在使用時,對不用端要接地或接正電源。
6. 振蕩器幾乎所有的電子係統都有一個耦合於外部晶體或陶瓷諧振器的振蕩器電路.振蕩是一個輻射的發射源。其周期性波形的輸出通過印製板連線輸到負載,並取決於印製板的布圖、元件的布局、連線、去耦、阻抗控製和其他被消除或減少的有關項目。
在PCB上,要求外接電容、晶體或陶瓷諧振器的引線越短越好. RC振蕩器對幹擾信號有潛在的敏感性,它能產生很短的時鍾周期,因而最好選晶體或陶瓷諧振器. 另外,石英晶體的外殼要接地。
技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
[page]
二、一般導線及焊盤布線
1. 印刷板導線的最小寬度主要由導線與絕緣基板的粘附強度和流過它們的電流值決定。當銅箔厚度為0.5mm、寬度為1mm~15mm時,通過2A的電流,溫升不會高於3℃。因此,導線寬度為1.5mm可滿足要求。對於集成電路,尤其是數字電路,通常選0.02mm~0.3mm導線寬度。當然,隻要允許,還是盡可能用寬線,尤其是電源線和地線。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。 對於集成電路,尤其是數字電路,隻要工藝允許,可使間距小於0.1mm~0.2mm。
2. 印刷導線拐彎處一般取圓弧,而直角或夾角在高頻電路中會影響電氣性能。此外,盡量避免使用大麵積銅箔,否則,長時間受熱時,易發生銅箔膨脹和脫落現象。 必須用大麵積銅箔時,最好用柵格狀,這樣有利於排除銅箔與基板間粘合劑受熱產生的揮發性氣體。
3 . 焊盤中心也要比器件引線直徑稍大一些。
焊盤太大易形成虛焊。焊盤外徑D 一般不小於(d +1.2)mm,其中d 為引線孔徑。對高密度的數字電路,焊盤最小直徑可取(d +1.0) mm。
三、電源線及地線設計
1 . 根據印刷線路板電流的大小,盡量加粗電源線寬度,減少環路電阻,同時,使電源線、地線的走向和數據傳遞的方向一致,這樣有助於增強抗噪聲能力。
2 . 在小信號電路與大電流電路做在一起的電路中,必須將GND明顯地區分開來。布線方法為將小信號GND與大電流的GND進行分離,通常使用兩根引線的GND。使shi大da電dian流liu不bu在zai布bu線xian電dian阻zu上shang流liu動dong,從cong而er不bu產chan生sheng幹gan擾rao,如ru像xiang功gong率lv放fang大da級ji和he負fu載zai那na樣yang,將jiang大da電dian流liu流liu動dong的de部bu分fen由you電dian源yuan直zhi接jie進jin行xing布bu線xian。還hai有you,將jiang小xiao信xin號hao部bu分fen進jin行xing彙hui總zong,也ye直zhi接jie由you電dian源yuan進jin行xing布bu線xian。如ru果guo這zhe樣yang做zuo,小xiao信xin號hao線xian與yu大da電dian流liu線xian完wan全quan分fen離li,再zai將jiang彙hui總zong的de小xiao信xin號hao GND與功率放大級的GND相連接。
當電路簡單時,可將電源所供給的電路彙總成一個。但是當電路變得複雜時,就要分成幾個基板(模塊),電源的數目仍不變,還為1個ge。就jiu其qi布bu線xian方fang法fa來lai看kan,若ruo各ge基ji板ban電dian源yuan及ji地di線xian擁yong有you公gong共gong布bu線xian電dian阻zu,任ren何he一yi個ge基ji板ban上shang的de電dian流liu發fa生sheng變bian動dong,都dou影ying響xiang到dao其qi他ta的de基ji板ban。與yu此ci相xiang反fan,若ruo將jiang其qi各ge個ge基ji板ban電dian源yuanGNDdebuxianfenbieyoudianyuanyinchu。zheyang,gezidouyoubuxiandianzu,jishiyindianliubianhuaerchanshengdianyajiang,tajintingliuzaigaijibanshang,erbuhuiduiqitajibanchanshengyingxiang。
3 . 正確選擇單點接地與多點接地。 在低頻電路中,信號的工作頻率小於1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對幹擾影響較大,因而應采用一點接地的方式。當信號工作頻率大於10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1 MHz~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。
4 . 數字地與模擬地分開。 電dian路lu板ban上shang既ji有you高gao速su邏luo輯ji電dian路lu,又you有you線xian性xing電dian路lu,應ying使shi它ta們men盡jin量liang分fen開kai,而er兩liang者zhe的de地di線xian不bu要yao相xiang混hun,分fen別bie與yu電dian源yuan端duan地di線xian相xiang連lian。低di頻pin電dian路lu的de地di應ying盡jin量liang采cai用yong單dan點dian並bing聯lian接jie地di,實shi際ji布bu線xian有you困kun難nan時shi可ke部bu分fen串chuan聯lian後hou再zai並bing聯lian接jie地di;高頻電路宜采用多點串聯接地,地線應短而粗。高頻元件周圍盡量用柵格狀大麵積地箔,要盡量加大線性電路的接地麵積。
5 . 接地線應盡量加粗。若接地線用很細的線條,則接地電位會隨電流的變化而變化,致使電子產品的定時信號電平不穩,抗噪聲性能降低。因此應將接地線盡量加粗,使它能通過三倍於印刷電路板的允許電流。如有可能,接地線的寬度應大於3mm。
6 . 接地線構成閉環路。 設計隻由數字電路組成的印刷電路板的地線係統時,將接地線做成閉路可以明顯地提高抗噪聲能力。 其原因在於:印刷電路板上有很多集成電路元件,尤其遇有耗電多的元件時,因受接地線粗細的限製,會在地線上產生較大的電位差,引起抗噪聲能力下降;若將接地線構成環路,則會縮小電位差值,提高電子設備的抗噪聲能力。
四、結束語
電磁幹擾已成為線路設計所麵臨的主要問題之一,PCB布線設計中的抗幹擾是一項實踐性非常強的技術工作。元件間的合理布局、增大布線間距、短線連接、減少布線過程中的過孔設置、降低連線的特性阻抗、避免多頻率交調影響等是減少電磁幹擾的有效方法。良好的PCB設計可以大大提高係統的抗幹擾能力,從而提高係統可靠性。
技術中心每天會更新了大量技術內容和方案,可查看:
http://0-fzl.cn/art
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 芯科科技Tech Talks與藍牙亞洲大會聯動,線上線下賦能物聯網創新
- 冬季續航縮水怎麼辦?揭秘熱管理係統背後的芯片力量
- 從HDMI 2.1到UFS 5.0:SmartDV以領先IP矩陣夯實邊緣計算基石
- 小空間也能實現低噪供電!精密測量雙極性電源選型指南,覆蓋小功率到大電流全場景
- 直擊藍牙亞洲大會 2026:Nordic 九大核心場景演繹“萬物互聯”新體驗
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
風力渦輪機
風能
風扇
風速風向儀
風揚高科
輔助駕駛係統
輔助設備
負荷開關
複用器
伽利略定位
幹電池
幹簧繼電器
感應開關
高頻電感
高通
高通濾波器
隔離變壓器
隔離開關
個人保健
工業電子
工業控製
工業連接器
工字型電感
功率表
功率電感
功率電阻
功率放大器
功率管
功率繼電器
功率器件



