高性能結合尺寸、重量與功耗的革命性突破:
TI 多內核 DSP 助力航空電子與雷達係統翱翔騰飛
發布時間:2012-04-26 來源:德州儀器(TI)
中心議題:
- TI KeyStone 架構能夠逐指令地在單個器件內提供浮點或定點執行功能
- AccelerationPac與 DSP開發工具進行結合實現高性能
解決方案:
- 基於 TI KeyStone 多內核架構
- TI TMS320C6657/5解決方案
當今複雜的雷達與航空電子係統要求高處理性能,但同時又麵臨著小尺寸、輕重量與低功耗 (SWaP) 限製。驅動這些係統的功能都屬於信號處理密集型,因此高效實施在高性能低功耗小型處理器上執行的數字信號處理 (DSP) 算法,能夠為它們帶來極大的優勢。
德州儀器 (TI) 基於 KeyStone 的多內核器件是實現 SWaP 效率的關鍵。它們可為 TI 領先 TMS320C66x DSP 內核進行多內核實施,以小型封裝提供每瓦最低功耗。KeyStone 器件以不同的性能提供,在整個係列產品中實現了軟件兼容。這可滿足多樣化需求,在設計時為未來發展預留空間,實現高效開發。
定點與浮點處理
使用多個數字信號處理器 (DSP) 內核是通過日益複雜的信號處理技術推動波形密集型應用發展的重要技術,可充分滿足航空電子設備、雷達、聲納、信號智能 (SIGINT)、影像與視頻處理以及軟件定義無線電的需求。多內核功能將各種不斷豐富的 AccelerationPac 與麵向多內核 DSP 的開發工具進行完美結合,能夠以緊湊的封裝在極低的單位功耗性能下實現高性能。
航空電子、雷達以及相關應用需要多內核 DSP 來滿足這些任務關鍵型應用不斷提高的要求,包括更高的處理吞吐量、更精細的分辨率、更高的精度以及高級 I/O 的集成。許多這些功能都依靠浮點數學運算來獲得所需的精度。TI KeyStone 架構能夠逐指令地在單個器件內提供浮點或定點執行功能,可為設計人員帶來高度的設計靈活性。浮點運算執行的時鍾速率高達 1.25 GHz,zheyisulvtongchangzhiyoudingdianqijiancainengdadao。shejirenyuanzaiyebubiweihuodefudianjingduerxishengxingneng,huocaiyongfenlishidingdianchuliqihefudianchuliqijinxingsheji。
主要特性

AccelerationPac
除優異的 DSP 性能外,C6657/55 還具有維特比及Turbo AccelerationPac,在充分利用每個內核 1MB L2 存儲器與 1MB 共享存儲器的同時,還可在低功耗硬件中處理通信與波形算法。這些 AccelerationPac 可獨立於可編程內核運行,將 DSP 資源釋放出來用於其它處理,從而可降低時延,優化軟件開發。KeyStone 架(jia)構(gou)的(de)多(duo)內(nei)核(he)導(dao)航(hang)器(qi)提(ti)供(gong)一(yi)個(ge)基(ji)於(yu)硬(ying)件(jian)的(de)抽(chou)象(xiang)層(ceng),可(ke)將(jiang)軟(ruan)件(jian)開(kai)發(fa)人(ren)員(yuan)從(cong)底(di)層(ceng)硬(ying)件(jian)設(she)計(ji)的(de)具(ju)體(ti)繁(fan)瑣(suo)工(gong)作(zuo)中(zhong)解(jie)放(fang)出(chu)來(lai)。多(duo)內(nei)核(he)導(dao)航(hang)器(qi)的(de)隊(dui)列(lie)與(yu)描(miao)述(shu)符(fu)可(ke)用(yong)於(yu)自(zi)動(dong)將(jiang)軟(ruan)件(jian)任(ren)務(wu)指(zhi)向(xiang)適(shi)當(dang)的(de)資(zi)源(yuan),使(shi)可(ke)擴(kuo)展(zhan)性(xing)與(yu)資(zi)源(yuan)池(chi)化(hua)成(cheng)為(wei)處(chu)理(li)器(qi)的(de)整(zheng)體(ti)功(gong)能(neng)。使(shi)用(yong)多(duo)內(nei)核(he)導(dao)航(hang)器(qi)的(de)軟(ruan)件(jian)可(ke)運(yun)行(xing)在(zai)任(ren)何(he) KeyStone 器件上,無需變更便可提供從一個 DSP 內核到多個 DSP 內核的可擴展性。這些因素綜合在一起,可提供以 SWaP 為導向的應用所需的低功耗高性能。C6657/55 采用 40 納米工藝技術,可在 1.25GHz 的頻率下提供高達 80GMAC 和/或 40GFLOP 的性能。圖 1 是 C6657 的功能圖。[page]

圖1:TMS320C6657/55 方框圖
高性能 I/O
一般情況下,這些係統不但需要與來自多個廠商的設備進行互操作,而且還要與其它原有係統進行互操作。C6657/55 提供高性能外設集,支持現代係統所需的高數據傳輸速率,並具有支持原有設計的高靈活性。這些外設包括:
雙通道 PCI Express 端口,支持每通道高達 5GBaud 的 GEN2;
4 通道 Serial RapidIO® (SRIO),符合 RapidIO 2.1 規範,支持每通道高達 5Gbps 的運行;
支持與其它 KeyStone 架構器件高達 50GBaud 互連的 HyperLink 可實現資源擴展;
千兆位以太網 (GbE) 端口,具有一個支持高達 1000Mbps 的 SGMII 端口;
32 位 DDR3,具有支持達 1,333MHz 速率的 ECC 接口;
16 位外部存儲器接口 (EMIF),用於連接閃存存儲器(NAND 與 NOR)以及異步 SRAM;
8 位或 16 位雙通道通用並行端口,每個通道都支持 SDR 與 DDR 傳輸;
2 個多通道緩存串行端口 (McBSP)。
C6657/55 可充分利用 KeyStone 架構中豐富的外設與 AccelerationPac,以緊湊的外形與低功耗實現全麵的多內核優勢。
SRIO、PCIe 以及 HyperLink 能夠在多個 SoC 和/或 FPGA 之間實現高速互聯。HyperLink 是 KeyStone 架構內部總線的接口延伸,能夠在點對點高速互連中提供 50Gbps 的速度。HyperLink 提供低開銷協議,支持與其它 KeyStone 器件或 FPGA 的高速通信與連接。它可提供一款能夠滿足當前雷達、SDR 以及航空電子係統可擴展性需求的解決方案。然而,SRIO 與 PCIe 則能夠以較低的比特率實現基於各種標準的互連。
C6657 中的 32 位 DDR 外部存儲器接口(支持 ECC)可提供支持 8GB 可尋址存儲器空間的 1,333MHz 總線。TI DDR3 實施方案可降低相關外部存儲器訪問的時延,為高速運行這些應用相關的大量數據提供必要的支持。
尺寸與功耗
SWaP 是對上述任務關鍵型應用的主要要求。TI 長期以來始終致力於提供業界最低功耗的 DSP 與 SoC。C6657 不但支持雙 C66x DSP 功能,頻率在 1GHz 時功耗不超過 3.5 瓦,同時還能提供性能與外設的理想組合,滿足市場需求。緊湊的 21x21 毫米封裝可滿足任務關鍵型應用對小巧外形的要求。C6657/55/54 器件還提供最新“超薄”封裝(僅 2.9 毫米厚),可優化任務關鍵型應用對整體係統級封裝的要求。此外,這些器件還支持 -55 至 100C 的更寬泛工作溫度,這就是通常所謂的航空電子應用要求。
此外,C6657 還可支持軟件定義無線電中最複雜的波形。VCP 與 VCP3d 加速器、內部共享存儲器(達 3MB)與接口帶寬可提供必要的高性能,能夠支持和生成眾多 SDR 應用中使用的最為複雜的波形。
雷達設計要求
現代雷達設計將信號處理功能整合在雷達係統的前端(激勵器/接收器),這其中可能包括波形生成、濾波、矩陣逆轉運算以及信號關聯。此外,雷達係統還需要進行數學函數運算,包括遞歸最小平方與平方根運算。許多設計人員都在基於 C 語言的處理器中實施了這些功能(采用定點十進製和/或浮點運算)。這些類型的設計可充分利用 TI C6657 中提供的小型雙定/浮點內核滿足係統需求。
例如,在自適應陣列設計與標準空間收發器陣列處理 (STAP) 中,矩陣逆轉是一個重要因素。矩陣逆轉可根據雷達係統中使用的陣列規模,充分利用 C6657 DSP tigongdebingxingchuligongnengsuoduanshiyan,jiangdixitonggonghao。suizhexitongzhongzhenlieguimodebianda,suoxufudianchengfayesuizhitigao。leidaxitongshejirenyuanzuikexingdeshejifangfashishiyong DSP 和內部存儲器模塊實施這一功能。C6657 提供高達 40 GFLOP 的性能以及 3MB 的內部存儲器,是該應用的理想選擇。
[page]
結論
TI C6657/55 DSP 將外設與處理功能進行完美整合,可為係統設計帶來眾多優勢,包括定點速率浮點性能、更高的係統靈活性以及更低的係統成本與功耗。器件上整合的外設可提供網絡連接 (EMAC)、支持 ECC 的高速存儲器接口、標準總線接口 (PCIe) 以及高速低時延點對點接口 (HyperLink)。該高級外設集可增強係統性能與可擴展性,再加上高集成度,可進一步降低係統成本。在需要運行雷達、SDR 以及航空電子應用要求的複雜計算密集型算法時,C6657/55 整合定浮點的數字性能可提供得天獨厚的優勢。
總而言之,TI C6657/55 DSP 不但可為任務關鍵型應用提供優異的 SWaP 性能,同時還可為整體係統縮減芯片數量與板級空間。
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
- 具身智能成最大亮點!CITE 2026開幕峰會釋放產業強信號
- 助力醫療器械產業高質量發展 派克漢尼汾閃耀2026 ICMD
- 比異步時鍾更隱蔽的“芯片殺手”——跨複位域(RDC)問題
- 數據之外:液冷技術背後的連接器創新
- “眼在手上”的嵌入式實踐:基於ROS2與RK3576的機械臂跟隨抓取方案
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall



