電路分析:電磁幹擾濾波器原理圖
發布時間:2014-07-23 責任編輯:sherryyu
【導讀】本文介紹的是一款電磁幹擾濾波器的原理電路,該五端器件有兩個輸入端、兩個輸出端和一個接地端,使用時外殼應接通大地。具體設計請看下文。
以下為一款電磁幹擾濾波器的原理電路,該五端器件有兩個輸入端、兩個輸出端和一個接地端,使用時外殼應接通大地。電路中包括共模扼流圈(亦稱共模電感)L、濾波電容C1~C4.Lduichuanmoganraobuqizuoyong,dandangchuxiangongmoganraoshi,youyulianggexianquandecitongfangxiangxiangtong,jingguoouhehouzongdianganliangxunsuzengda,yinciduigongmoxinhaochengxianhendadegankang,shizhibuyitongguo,guchengzuogongmoeliuquan。tadelianggexianquanfenbieraozaidisunhao、高(gao)導(dao)磁(ci)率(lv)的(de)鐵(tie)氧(yang)體(ti)磁(ci)環(huan)上(shang),當(dang)有(you)電(dian)流(liu)通(tong)過(guo)時(shi),兩(liang)個(ge)線(xian)圈(quan)上(shang)的(de)磁(ci)場(chang)就(jiu)會(hui)互(hu)相(xiang)加(jia)強(qiang)。當(dang)額(e)定(ding)電(dian)流(liu)較(jiao)大(da)時(shi),共(gong)模(mo)扼(e)流(liu)圈(quan)的(de)線(xian)徑(jing)也(ye)要(yao)相(xiang)應(ying)增(zeng)大(da),以(yi)便(bian)能(neng)承(cheng)受(shou)較(jiao)大(da)的(de)電(dian)流(liu)。
此外,適當增加電感量,可改善低頻衰減特性。C1和C2采用薄膜電容器,容量範圍大致是0.01μF~0.47μF,主要用來濾除串模幹擾。C3和C4跨接在輸出端,並將電容器的中點接地,能有效地抑製共模幹擾。C3和C4亦可並聯在輸入端,仍選用陶瓷電容,容量範圍是2200pF~0.1μF.為減小漏電流,電容量不得超過0.1μF,並且電容器中點應與大地接通。C1~C4的耐壓值均為630VDC或250VAC.

特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運行!氮矽科技發布集成驅動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內阻、超低失真4PST模擬開關
- 一“芯”雙電!聖邦微電子發布雙輸出電源芯片,簡化AFE與音頻設計
- 一機適配萬端:金升陽推出1200W可編程電源,賦能高端裝備製造
技術文章更多>>
- 具身智能成最大亮點!CITE 2026開幕峰會釋放產業強信號
- 助力醫療器械產業高質量發展 派克漢尼汾閃耀2026 ICMD
- 比異步時鍾更隱蔽的“芯片殺手”——跨複位域(RDC)問題
- 數據之外:液冷技術背後的連接器創新
- “眼在手上”的嵌入式實踐:基於ROS2與RK3576的機械臂跟隨抓取方案
技術白皮書下載更多>>
- 車規與基於V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
ESD
ESD保護
ESD保護器件
ESD器件
Eurotect
Exar
Fairhild
FFC連接器
Flash
FPC連接器
FPGA
Fujitsu
Future
GFIVE
GPS
GPU
Harting
HDMI
HDMI連接器
HD監控
HID燈
I/O處理器
IC
IC插座
IDT
IGBT
in-cell
Intersil
IP監控
iWatt



